Міністерство освіти та науки України
Національний університет “Львівська політехніка”
ЗАПАМ'ЯТОВУЮЧІ ПРИСТРОЇ
Методичні вказівки до лабораторної роботи № 1
з курсу “Комп'ютери та мікропроцесорні системи”
для студентів базової вищої освіти за
напрямком 97.08.04 “Комп'ютерні науки”
Затверджено
на засіданні кафедри АСУ
Протокол № 6-99/2000
від 6 квітня 2000 р.
Львів – 2008
Запам’ятовуючі пристрої. Методичні вказівки до лабораторної роботи № 1 з курсу “Комп'ютери та мікропроцесорні системи” для студентів базової вищої освіти за напрямком 97. 08. 04 “Комп’ютерні науки” Львів, НУ “Львівська політехніка”, 2000р.
Укладачі: Ткаченко Р. О., доц., к.т.н.
Цмоць І. Г., доц., к.т.н.
Струк Є. С., доц., к.т.н.
Батюк А. Є., доц., к.т.н.
Відповідальний за випуск: Дронюк І. М., доц., к.ф.-м.н.
Рецензент: Різник В.В., проф., д.т.н.Тема: Інтегральні мікросхеми запам’ятовуючих пристроїв.
Мета: Освоїти принципи побудови і дослідити режими роботи, функціональні можливості та електричні характеристики мікросхем оперативних і постійних запам'ятооуючих пристроїв.
Загальні відомості
Оперативні запам’товуючі пристрої (ОЗП) призначені для зберігання змінної інформації і можуть працювати в режимах запису, зчитування і зберігання інформації.
Постійні ЗП (ПЗП) містять іформацію, котра не може змінюватися в процесі роботи вузла, в який входить ПЗП. Таку інформацію складають стандартні програми і підпрограми (наприклад BIOS персонального комп’ютера), табличні дані, коди фізичних констант і постійних коефіцієнтів (наприклад функція
SIN-COS), спеціалізовані перетворювачі кодів (наприклад перетворювач з двійкового коду в двійково-десятковий і навпаки).
Мікросхема ЗП є функціонально закінчений пристрій, який дозволяє створювати блоки пам’яті з великою інформаційною ємністю за допомогою безпосереднього нарощування розрядності та кількості слів.
Класифікація напівпровідникових ЗП
Всі ЗП можна поділити наступним чином:
за режимом занесення інформації:
оперативні;
постійні;
за режимом роботи:
статичні;
динамічні,
за принципом вибірки інформації:
пристрої з довільною вибіркою;
пристрої з послідовної вибіркою;
за технологією виготовлення:
біполярні;
уніполярні, (див. рис. 1)
ПЗП крім цього поділяються за режимом занесення інформації на електрично програмовані, масочного типу та не програмовані.
1.2. Структурна схема ЗП
Типова структурна схема ОЗП містить матрицю накопичувача (масив елементів пам’яті), дешифратора рядків і стовпців, пристрою запису, пристрою читання і пристрою управління (рис.2).Вхідні інформаційні сигнали поступають на пристрій запису, за допомогою якого відбувається запис інформації в елементі пам’яті матриці накопичувача. Вихідні сигнали DQ зчитуються з ЗП через пристрій зчитування. Керуючі сигнали CS, WR/RD і інші поступають на пристрій керування, котрий виробляє сигнали управління згідно з вибраним режимом роботи ЗП (запис, зчитування, зберігання інформації). Адреса вибраної комірки поступає на дешифратор рядків і стовпців матриці, (див. рис. 2) ЗП, які допускають звернення за адресою до будь-якого елементу пам’яті в довільному порядку, називаються пристроями з довільною вибіркою. Розрядність коду адресу m і інформаційне слово визначають інформаційну ємність мікросхеми. Тобто при m=10 і розмірі слова - 8 біт, число елементів пам’яті в накопичувачі рівне 2m×8=1024 . В цьому випадку говорять про інформаційну ємність ЗП: рівну 1 К байт або 8 К біт.
Для вводу і виводу інформації служать входи і виходи мікросхеми, котрі можуть бути суміщені двохнаправленою буферною схемою. Організація матриці накопнчувача може бути однорозрядною або багаторозрядною. Кількість розрядів, а також кількість входів визначається кількістю біт, котрі можуть бути одночасно записані із пам’ять (наприклад 8). Для керування режимом роботи мікросхеми необхідні сигнали WR/RD (“Запис - читання”) і СS (“Вибір кристалу”), значення логічної “1” сигналу WR/RD визначає режим запису біта або слова інформації в комірку, а логічний “0” - режим читання. Дозволяючий рівень лог...